Страница - 270, Справочник по схемотехнике для радиолюбителя 1987




гулировать токи эмиттеров входных транзисторов подачей низкого потенциала £/®ых на стробирующий вход.

Время задержки компаратора составляет 200 не. Повысить быстродействие интегрального компаратора можно, приняв меры по предотвращению глубокого насыщения транзисторов, работающих в ключевом режиме, и уменьшив паразитные емкости и сопротивления, которые ограничивают крутизну нарастания сигналов. К быстродействующим компараторам можно отнести 521СА4, 597CAI. Компаратор 597СА1 предназначен для работы с микросхемами эмит-терносвязанной логики (ЭСЛ). Максимальное время задержки этого компаратора составляет 7,5 не, коэффициент усиления Ку ~ 2000. Триггер на входе компаратора 597СА1 выполняет функцию строби-рования с хранением кода (т. е. того состояния, в котором находился компаратор до подачи строба).

12.7. ЧАСТОТНЫЕ ДЕТЕКТОРЫ

Основными характеристиками частотного детектора являются крутизна, линейность частотной характеристики и стабильность нулевой точки детекторной характеристики. Среди детекторов,

используемых в схемах приемников, различают детекторы со взаимно расстроенными контурами, дифференциальные с индуктивной или емкостной связью между контурами, а также дробные (детекторы отношений).

Контур с высокой добротностью повышает крутизну характеристики детектора, но делает ее нелинейной. Стабильность нулевой точки можно увеличить, применив кварц. Улучшить линейность н крутизну детекторной характеристики (до 10...30 мІВ/кГц) можно, использовав схемы дифференциальных детекторов. На входе таких схем применяют амплитудный ограничитель с порогом ограничения

273