Страница - 260, Справочник по схемотехнике для радиолюбителя 1987




Второй смеситель выполнен на диодах ѴЗ, Ѵ4. В режиме слежения напряжение сигнала на 45° сдвинуто относительно напряжения гетеродина. Поэтому для нормальной работы смесителя напряжение гетеродина подается на него через фазовращатель L2C4RI5. Выделенный на диодах ѴЗ, Ѵ4 низкочастотный сигнал усиливается микросхемой А2 и поступает на оконечный УЗЧ. Для ойіабленкя высокочастотных составляющих в продетектнрованном сигнале применен ФНЧ L3C5C12. В синхронном детекторе катушка L1 намотана на трехсекционном каркасе, помещенном в .чашки из феррита 600Н диаметром 8,6 мм, и содержит 50 -}- 15 витков провода ПЭВ-2 0,1. Катушки L2, L4, L6 намотаны на унифицированных четырехсекционных каркасах с подстроечным сердечником М600НМ-3-СС и содержат: L2 и L4—192 и 415 + 25 витков соответственно провода ПЭВ2-0І; L5 —■ 30 и L6 — 80 витков провода ПЭЛШО 0,1.

Отладку детектора начинают с установки подстроечным сердечником катушки L4 частоты гетеродина, равной 232,5 ± 0,25 кГц. При этом вывод 10 микросхемы А1 следует соединить с корпусом. Затем отсоединяют вывод 10 микросхемы А1 от корпуса и подают на вход детектора AM сигнал частотой 465 кГц и глубиной модуляции 30 %. Движком резистора R15 и сердечником катушки L2 добиваются наиболее громкого и чистого звучания. Максимальную чувствительность детектора устанавливают подбором числа витков катушки связи L5, а величиной резистора R12 устраняют возможное самовозбуждение в УЗЧ.

12.3. СХЕМЫ ЛОГАРИФМИРОВАНИЯ СИГНАЛОВ

Схемы логарифмирования сигналов нашли широкое применение в различных измерительных устройствах, например, при измерении уровня сигналов, изменяющегося в больших пределах. Логарифмирование применяют при моделировании различных математических функций, умножении и делении сигналов и др.

Рис. 12.10. Логарифмирующая ячейка на диоде


Простейшая логарифмирующая ячейка (рис.

12.10) состоит из диода V и резистора R, величина которого значительно больше сопротивления диода Rv в любой точке вольт-ампер-ной характеристики: R >

Рис. 12.11. Инверсная антилогарифмирующая ячейка


Ц Ry. Падение напряжения

на логарифмирующем диоде Uy прямо пропорционально логарифму напряжения входного сигнала Ц Погрешность логарифмирования уменьшается с увеличением сопротивления R, однако при этом уменьшается минимальная величина сигнала напряжения ^вхт;п, который может прологарифмировать ячейка. Погрешность логарифмирующей ячейки, т. е. разность'между приближенным Uv н точным Uy значением выходного напряжения, определяется величиной отношения сопротивлении Ry/R.

В качестве логарифмирующих диодов могут быть использованы диоды Д223, Д207, Д10, Д18 и др.






263